## Capitolul al III-lea Circuite secvențiale

- "Circuite cu memorie"
- Exemplu: ascensorul
  - Input: număr (natural) indicând etajul-destinație
  - Output: număr (întreg) indicând câte etaje trebuiesc urcate/coborâte
    - Nu sunt suficiente toate valorile de intrare pentru a avea descrierea completă a funcționării circuitului
  - Memorie: suma algebrică a tuturor inputurilor

- Outputul depinde de intrare și de memorie starea internă
- Ascensor:
  - Starea se schimbă la momente precise, stabilite
    - fie la momentul unui semnal regulat (ceas)
    - fie la momentul în care se întâmplă un eveniment
      - liftul ajunge în dreptul uşii unui nou etaj
- Primul mod se numeşte sincron, al doilea mod asincron
- Ascensorul se află la începutul funcționării într-o stare numită **stare inițială** 
  - etajul de plecare în prima cursă

## Circuit secvențial



#### Circuit secvențial — diagrama bloc Control doar asupra input-urilor independente



n variabile de intrare

m valori ("funcţii") de ieşire

#### Ceas

- Transmiterea semnalului prin porți și prin liniile de comunicare se face cu întârzieri:
  - Timp de tranziție între cele două niveluri
  - Întârziere de propagare input-output
- O soluție pentru funcționare corectă este utilizarea unui semnal ceas (Clock), care să **sincronizeze** funcționarea, oferind și suficient timp pentru stabilizarea tuturor semnalelor.

#### **CEAS**

- Circuit pentru controlul prin tacte de timp
  - Durata tactului suficientă pentru stabilizarea inputului
  - Permiţând apoi efectul asupra stării memorate
- Semnalul de ceas este periodic
  - Perioada timpul scurs între două "bătăi" ale ceasului
  - Ciclul activ ("de lucru") în exemplu, timpul cât semnalul ceas are nivelul "High", exprimat ca procentaj din perioadă
    - » Sunt posibile implementări "activ pe nivel" (maxim, ca în exemplu, sau minim), sau "activ pe front" (crescător sau descrescător)



## Diagramă logică

- Cea mai simplă diagramă logică ce produce semnal tip "ceas"
  - Conexiune inversă (feed- back)
  - Starea inițială

## Tipuri de circuite secvențiale

- După modul de "sesizare" a ceasului
  - Latch-uri elemente de memorie RS
    - Cu ceas, activ pe nivel; pot fi și asincrone
  - Flip-flop-uri / bistabili (activ pe front)
    - RS, D, JK, T
- Regiștri, contori
- Modelare abstractă: mașini cu număr finit de stări (automate)

# Comparație între funcționarea latch-urilor și a flip-flop-urilor



Activare pe nivel (latch cu ceas)

Comportare identică, cu excepţia cazului în care inputul se schimbă când semnalul ceas este la nivel "High"

- Studiul latch-urilor și al flip-flop-urilor răspunde la întrebarea "Cum trebuie să arate un circuit care implementează **bitul**?"
- Specificațiile circuitului "bit":
  - Să se poată scrie în el un 0 sau un 1
  - Să se memoreze acea valoare până la scrierea alteia
  - Să se poată citi ultima valoare scrisă
- Circuitul "bit" nu poate fi circuit combinațional (condiția a doua)
- Cum poate arăta circuitul secvențial "bit"?

#### Elemente de memorie - Latch-uri

- Latch RS: 2 intrări (RS), două ieşiri (QP), două conexiuni inverse (qp).
  - Se cere să furnizeze simultan și negația ieșirii, prin P.

$$Q = \overline{R + p} = \overline{R} \cdot \overline{p}, \quad P = \overline{S + q} = \overline{S} \cdot \overline{q} = (\overline{Q}?)$$



• Cum aflăm funcționarea circuitului, date valorile lui R și S?

## Reprezentarea funcționării elementului de memorie RS

• Se construiește o diagramă Karnaugh în care se scriu ca valori ale funcției perechi de valori QP.



#### Completarea diagramei Karnaugh: Q

- Ştim că  $\mathbf{Q} = \mathbf{R} \cdot \overline{\mathbf{p}} \dots$
- Blocul (de 4) pentru expresia lui Q



#### Completarea diagramei Karnaugh: Q

- Ştim că  $\mathbf{Q} = \mathbf{R} \cdot \mathbf{p}$  şi că  $\mathbf{P} = \mathbf{S} \cdot \mathbf{q}$
- Blocul cu 4 de 1 pentru **P**



#### Stări stabile

- Perechile de valori din diagrama Karnaugh reprezintă ieșirile **QP**.
  - Care dau apoi stările qp.
- Interesează *situațiile stabile*: qp = QP



#### Identificarea stărilor stabile

- Neexistând ceas (circuit asincron), latch-ul RS oferă outputul când se stabilizează
  - Se caută în diagrama Karnaugh acele locații pentru care
     QP = qp



#### Funcționarea pentru R = 0 și S = 1

• Poziționare Q la 1 (setare): Q = 1, Q = 0



#### Funcționarea pentru R = 1 și S = 0

• Poziționare Q la  $\mathbf{0}$  (resetare):  $\mathbf{Q} = 0$ ,  $\overline{\mathbf{Q}} = 1$ 



#### Funcționarea pentru R = 0 și S = 0

- Q și Q rămân la valorile duale anterioare
  - Provenite din RS=10 sau RS=01
  - Pentru qp=11 la o valoare nedefinită



#### Funcționarea pentru R = 1 și S = 1

- Contradicție
  - Ar trebui să avem simultan  $Q=\overline{Q}=0$



#### Funcționarea pentru R = 1 și S = 1

• Dacă RS = 11 și apoi RS=00, rezultatul este nedefinit (săgețile roșii verticale)



## Funcționarea circuitului latch RS

- Tabela de adevăr cu starea internă q reprezentată implicit:
  - De ce 5 linii?

```
    R Q P
    0 1 0 Setare (la "1")
    1 0 1 Resetare (la "0")
    0 1 0 Stare neschimbată (după SR = 10)
    0 0 1 Stare neschimbată (după SR = 01)
    1 1 * Combinație imposibilă
```

## Funcționarea latch-ului RS

- Altă reprezentare (fără a considera și Q)
- Q = SR + Rq = R(S+q)
  - Din diagrama Karnaugh, conform specificațiilor lui Q





#### Altă reducere

- Putem însă considera Q = S + Rq
  - dacă utilizăm combinația imposibilă
  - rezultatul coincide cu specificațiile inițiale pt. SR=0



## Circuite secvențiale sincrone

- Se adaugă unui latch RS un semnal de sincronizare (impuls ceas Clock).
- Şi flip-flop-urile sunt sincrone RS, D, T, JK.

## Bistabil RS (cu ceas)

- Porţi NAND
- Ceas $\rightarrow$ momente de timp (...t, t+1...)



| $q=Q_t$ | S | R | $Q_{t+1}$ |
|---------|---|---|-----------|
| 0       | 0 | 0 | 0         |
| 0       | 0 | 1 | 0         |
| 0       | 1 | 0 | 1         |
| 0       | 1 | 1 | *         |
| 1       | 0 | 0 | 1         |
| 1       | 0 | 1 | 0         |
| 1       | 1 | 0 | 1         |
| 1       | 1 | 1 | *         |

#### Bistabil D

- Diagrama logică și tabelul de adevăr.
- Derivat din RS. Modelează situațiile R≠S.



• Elimină combinațiile interzise.

#### Bistabil JK

• Diagrama logică și tabelul de adevăr

• Elimină combinația imposibilă de la RS – feedback-uri

suplimentare  $(J \leftarrow S, K \leftarrow R)$ 



#### Bistabil T

- •Derivat din JK, analog derivării lui D din RS
- •Modelează situațiile J=K de la JK



## Tabele de adevăr temporale

- •Indică evoluția lui  $Q_{(t+1)}$  în funcție de intrări (independente sau nu).
- •Singura combinație imposibilă la RS.

| S | R | $Q_{(t+1)}$ | _             | J | K | $Q_{(t+1)}$          | _             |
|---|---|-------------|---------------|---|---|----------------------|---------------|
| 0 | 0 | $Q_{(t)}$   | (neschimbată) | 0 | 0 |                      | (neschimbată) |
| 0 | 1 | 0           | (memorare 0)  | 0 | 1 | 0                    | (memorare 0)  |
| 1 | 0 | 1           | (memorare 1)  | 1 | 0 | 1                    | (memorare 1)  |
| 1 | 1 | *           | (imposibil)   | 1 | 1 | $\overline{Q}_{(t)}$ | (negare)      |

| D | $Q_{(t+1)}$ |              | T | $Q_{(t+1)}$          | _             |
|---|-------------|--------------|---|----------------------|---------------|
| 0 | 0           | (memorare 0) | 0 | $Q_{(t)}$            | (neschimbată) |
| 1 | 1           | (memorare 1) | 1 | $\overline{Q}_{(t)}$ | (negare)      |

## Diagrame bloc pentru bistabili

• Se utilizează simbolii:









#### Probleme de funcționare

- Pentru a obține un flip-flop D
  - » din latch-uri D cu ceas
  - » ignorare; întârziere (front ascendent)



#### Flip-flop master-slave D

Reduce probabilitatea activării la variații bruşte de input.

Face posibilă proiectarea unor circuite secvenţiale complexe (ex.: regiştrii cu deplasare).



## Flip-flop JK master-slave



|   |   | Next State |
|---|---|------------|
| J | K | of Q       |
| 0 | 0 | Q          |
| 0 | 1 | 0          |
| 1 | 0 | 1          |
| 1 | 1 | Q          |

#### Utilizarea controlului prin ceas

- Depinde de elementele de construcție folosite
- Larg folosite flip-flop-urile active pe front
  - crescător sau descrescător
  - de exemplu, la componentele logice programabile (programmable logic devices)
- Numeroase circuite integrate uzuale folosesc latch-uri
  - active pe nivel
  - asincronism (I/O, delay)

## Latch-uri și flip-flop-uri

- Circuite D
  - Latch: 4 tranzistoare
  - Flip-flop: utilizat în elemente programabile
  - Alegerea uzuală pentru regiştri

- Intrări de tip "preset" și "clear" sunt utile
  - pornirea / re-setarea sistemului

#### • Circuite sincrone

- Intrările, starea şi ieşirile se schimbă şi sunt luate în considerare la un semnal de referință - ceas
- Exemple: master/slave, circuite active pe front

#### • Circuite asincrone

- Intrările, starea şi ieşirile se schimbă şi sunt luate în considerare independent de vreun semnal de referință
- Exemplu: latch R-S
- Intrări asincrone în circuite sincrone
  - Intrările se pot schimba la orice moment

## Regiștri

- Bitul este "atomul" de informație la nivel fizic; la nivel logic, "atomul" este constituit de un grup de biți
  - 8 (ex.: codul ASCII) sau un multiplu de 8 (virgulă fixă)
- Registru: grup de flip-flop-uri cu semnale de control corelate și funcționând ca un tot
  - Semnalele de ceas, RS (sau echivalente) sunt comune flipflop-urilor din registru clock
- Exemple
  - Regiştri cu deplasare
  - Contoare

## Registrul cu deplasare

• Memorează ultimele k valori input, în ordine

```
» Specificaţii: 1101→0000;1000;0100;1010;1101
```

» M-S

» K=4:



#### Registrul universal cu deplasare

- Intrările pot fi seriale sau paralele (simultane)
- Ieşiri seriale sau paralele
- Poate efectua deplasarea spre stânga sau spre dreapta
- Valori noi sunt introduse de la stânga la dreapta
- Intrări/ieșiri suplimentare pentru deplasare
  - biţi "pierduţi" / "recuperaţi"

clear pune pe 0 conţinutul registrului şi ieşirile

s1 și s0 controlează funcția de deplasare



| s0 | s1 | funcţie                |
|----|----|------------------------|
| 0  | 0  | păstrează starea       |
| 0  | 1  | deplasare dreapta      |
| 1  | 0  | deplasare stânga       |
| 1  | 1  | încărcare noua intrare |

## Contoare (circuite de numărare)

- Generează o anumită secvență de combinații la ieșire, reluată de la început după ce se termină.
  - În figură, 1000, 0100, 0010, 0001...
  - Starea iniţială trebuie să fie una dintre combinaţii



- Contorul Mobius (Johnson)
  - 1000, 1100, 1110, 1111, 0111, 0011, 0001, 0000...



#### Contor binar

• Ieşirea constă din scrierea în baza 2 a numerelor de la 0 la 15, în ordine, reluate apoi de la 0: 0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001, 1010, 1011, 1100, 1101, 1110, 1111, 0000, 0001, .....

```
» 1: 0101010101010101...;
» 2: 001100110011...;
» 3: 0000111100001111...;
» 4: 00000000111111111100000000111111111...
```

• Alte diagrame posibile?

